Russian Language English Language

3. Модели и методы для обоснования выбора состава аппаратныхсредств ВС

3.1 РАЗРАБОТКА АЛГОРИТМОВ ОПТИМАЛЬНОЙ КОМПОНОВКИ ОБОРУДОВАНИЯ.

3.2 НЕКОТОРЫЕ ВОПРОСЫ ПЕРЕПРОЕКТИРОВАНИЯ СТАРОЙ ЦИФРОВОЙ АППАРАТУРЫ НА НОВОЙ ЭЛЕМЕНТНОЙ БАЗЕ ПЛИС ТИПА FPGA

3.3 АВТОМАТИЧЕСКОЕ УПРАВЛЕНИЕ ПЛАТАМИ ВИДЕОВВОДА В СИСТЕМЕ КОМПЬЮТЕРНОГО ВИДЕОНАБЛЮДЕНИЯ

3.4 РАЗРАБОТКА УСТРОЙСТВА УПРАВЛЕНИЯ ФЛЭШ-ПАМЯТЬЮ НА БАЗЕ ПЛИС


Экспресс информация

Редколлегия журнала

Подписка на новости

Гостевая книга

Предоставление материалов

Письмо в редакцию

На начало


2007, Номер 1 ( 10)



Place for sale
В

BC/NW 20067, №1, (10) :3.4

 

РАЗРАБОТКА УСТРОЙСТВА УПРАВЛЕНИЯ ФЛЭШ-ПАМЯТЬЮ

 НА БАЗЕ ПЛИС

 

М.С. Шапошников, В.М. Беседин

 

(Москва, Московский энергетический институт (технический университет), Россия)

 

В настоящее время микросхемы программируемой логики являются одним из наиболее мощных и гибких инструментов для построения цифровых схем. Удобные и доступные системы проектирования позволяют разработчику создавать свои собственные микросхемы при минимальных затрат времени и средств – от простой логической функции до многопроцессорной системы. Разработанное устройство построено на ПЛИС Spartan2 фирмы Xilinx. В устройстве используется NAND флэш-память фирмы Samsung ёмкостью 256Мб.

Устройство управления флэш-памятью на базе ПЛИС разрабатывалось для использования в качестве  промежуточного носителя редко изменяемой информации при переносе информации из одной аппаратуры в другую. Проблема переноса и хранения больших объёмов информации очень остро стоит в ВС ВМФ, так как текущие носители информации имеют или очень маленькую ёмкость (дискета 1.44МБайт), или  очень большие размеры (магнитная лента). Основной причиной разработки устройства явилось невозможность использования современных типов носителей, таких как лазерные диски и USB-flash, так как используемая аппаратура морально устарела, а именно: в ней отсутствует поддержка современных устройств и высокоскоростных интерфейсов, что не позволяет использовать современные носители, которые могли бы удовлетворить потребности в объёмах хранимой информации.

В процессе работы над устройством были созданы:

- протокол обмена устройства с внешней аппаратурой;

- функциональная схема устройства внутри ПЛИС;

Разработка программного кода для ПЛИС велась на языке VHDL в среде ActiveHDL 6.3. Разработанное устройство было промоделировано в среде ActiveHDL 6.3 с учётом реальных задержек. В перспективе планируется увеличение объёма флэш-памяти до 1 Гб. 

 

Литература:

1. П. Н. Бибило; Синтез логических схем с использованием языка VHDL; М.: Солон-Р, 2002.

2.Д. А. Кнышев М.О. Кузелин В. Ю. Зотов;  Современные семейства ПЛИС фирмы Xilinx; М: Додэка-XXI, 2004.